1e89cfefbf68fe3dcabddca50a22fb518f514279
[muen/linux.git] / arch / arm / mach-tegra / tegra.c
1 /*
2  * NVIDIA Tegra SoC device tree board support
3  *
4  * Copyright (C) 2011, 2013, NVIDIA Corporation
5  * Copyright (C) 2010 Secret Lab Technologies, Ltd.
6  * Copyright (C) 2010 Google, Inc.
7  *
8  * This software is licensed under the terms of the GNU General Public
9  * License version 2, as published by the Free Software Foundation, and
10  * may be copied, distributed, and modified under those terms.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  */
18
19 #include <linux/clk.h>
20 #include <linux/clk/tegra.h>
21 #include <linux/dma-mapping.h>
22 #include <linux/init.h>
23 #include <linux/io.h>
24 #include <linux/irqchip.h>
25 #include <linux/irqdomain.h>
26 #include <linux/kernel.h>
27 #include <linux/of_address.h>
28 #include <linux/of_fdt.h>
29 #include <linux/of.h>
30 #include <linux/of_platform.h>
31 #include <linux/pda_power.h>
32 #include <linux/platform_device.h>
33 #include <linux/serial_8250.h>
34 #include <linux/slab.h>
35 #include <linux/sys_soc.h>
36 #include <linux/usb/tegra_usb_phy.h>
37
38 #include <soc/tegra/fuse.h>
39 #include <soc/tegra/pmc.h>
40
41 #include <asm/firmware.h>
42 #include <asm/hardware/cache-l2x0.h>
43 #include <asm/mach/arch.h>
44 #include <asm/mach/time.h>
45 #include <asm/mach-types.h>
46 #include <asm/setup.h>
47 #include <asm/trusted_foundations.h>
48
49 #include "board.h"
50 #include "common.h"
51 #include "cpuidle.h"
52 #include "iomap.h"
53 #include "irq.h"
54 #include "pm.h"
55 #include "reset.h"
56 #include "sleep.h"
57
58 /*
59  * Storage for debug-macro.S's state.
60  *
61  * This must be in .data not .bss so that it gets initialized each time the
62  * kernel is loaded. The data is declared here rather than debug-macro.S so
63  * that multiple inclusions of debug-macro.S point at the same data.
64  */
65 u32 tegra_uart_config[3] = {
66         /* Debug UART initialization required */
67         1,
68         /* Debug UART physical address */
69         0,
70         /* Debug UART virtual address */
71         0,
72 };
73
74 static void __init tegra_init_early(void)
75 {
76         of_register_trusted_foundations();
77         tegra_cpu_reset_handler_init();
78         call_firmware_op(l2x0_init);
79 }
80
81 static void __init tegra_dt_init_irq(void)
82 {
83         tegra_init_irq();
84         irqchip_init();
85 }
86
87 static void __init tegra_dt_init(void)
88 {
89         struct device *parent = tegra_soc_device_register();
90
91         of_platform_default_populate(NULL, NULL, parent);
92 }
93
94 static void __init tegra_dt_init_late(void)
95 {
96         tegra_init_suspend();
97         tegra_cpuidle_init();
98
99         if (IS_ENABLED(CONFIG_ARCH_TEGRA_2x_SOC) &&
100             of_machine_is_compatible("compal,paz00"))
101                 tegra_paz00_wifikill_init();
102
103         if (IS_ENABLED(CONFIG_ARCH_TEGRA_2x_SOC) &&
104             of_machine_is_compatible("nvidia,tegra20"))
105                 platform_device_register_simple("tegra20-cpufreq", -1, NULL, 0);
106 }
107
108 static const char * const tegra_dt_board_compat[] = {
109         "nvidia,tegra124",
110         "nvidia,tegra114",
111         "nvidia,tegra30",
112         "nvidia,tegra20",
113         NULL
114 };
115
116 DT_MACHINE_START(TEGRA_DT, "NVIDIA Tegra SoC (Flattened Device Tree)")
117         .l2c_aux_val    = 0x3c400001,
118         .l2c_aux_mask   = 0xc20fc3fe,
119         .smp            = smp_ops(tegra_smp_ops),
120         .map_io         = tegra_map_common_io,
121         .init_early     = tegra_init_early,
122         .init_irq       = tegra_dt_init_irq,
123         .init_machine   = tegra_dt_init,
124         .init_late      = tegra_dt_init_late,
125         .dt_compat      = tegra_dt_board_compat,
126 MACHINE_END