kvm: mmu: ITLB_MULTIHIT mitigation
[muen/linux.git] / arch / x86 / include / asm / kvm_host.h
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 /*
3  * Kernel-based Virtual Machine driver for Linux
4  *
5  * This header defines architecture specific interfaces, x86 version
6  */
7
8 #ifndef _ASM_X86_KVM_HOST_H
9 #define _ASM_X86_KVM_HOST_H
10
11 #include <linux/types.h>
12 #include <linux/mm.h>
13 #include <linux/mmu_notifier.h>
14 #include <linux/tracepoint.h>
15 #include <linux/cpumask.h>
16 #include <linux/irq_work.h>
17 #include <linux/irq.h>
18
19 #include <linux/kvm.h>
20 #include <linux/kvm_para.h>
21 #include <linux/kvm_types.h>
22 #include <linux/perf_event.h>
23 #include <linux/pvclock_gtod.h>
24 #include <linux/clocksource.h>
25 #include <linux/irqbypass.h>
26 #include <linux/hyperv.h>
27
28 #include <asm/apic.h>
29 #include <asm/pvclock-abi.h>
30 #include <asm/desc.h>
31 #include <asm/mtrr.h>
32 #include <asm/msr-index.h>
33 #include <asm/asm.h>
34 #include <asm/kvm_page_track.h>
35 #include <asm/kvm_vcpu_regs.h>
36 #include <asm/hyperv-tlfs.h>
37
38 #define __KVM_HAVE_ARCH_VCPU_DEBUGFS
39
40 #define KVM_MAX_VCPUS 288
41 #define KVM_SOFT_MAX_VCPUS 240
42 #define KVM_MAX_VCPU_ID 1023
43 #define KVM_USER_MEM_SLOTS 509
44 /* memory slots that are not exposed to userspace */
45 #define KVM_PRIVATE_MEM_SLOTS 3
46 #define KVM_MEM_SLOTS_NUM (KVM_USER_MEM_SLOTS + KVM_PRIVATE_MEM_SLOTS)
47
48 #define KVM_HALT_POLL_NS_DEFAULT 200000
49
50 #define KVM_IRQCHIP_NUM_PINS  KVM_IOAPIC_NUM_PINS
51
52 /* x86-specific vcpu->requests bit members */
53 #define KVM_REQ_MIGRATE_TIMER           KVM_ARCH_REQ(0)
54 #define KVM_REQ_REPORT_TPR_ACCESS       KVM_ARCH_REQ(1)
55 #define KVM_REQ_TRIPLE_FAULT            KVM_ARCH_REQ(2)
56 #define KVM_REQ_MMU_SYNC                KVM_ARCH_REQ(3)
57 #define KVM_REQ_CLOCK_UPDATE            KVM_ARCH_REQ(4)
58 #define KVM_REQ_LOAD_CR3                KVM_ARCH_REQ(5)
59 #define KVM_REQ_EVENT                   KVM_ARCH_REQ(6)
60 #define KVM_REQ_APF_HALT                KVM_ARCH_REQ(7)
61 #define KVM_REQ_STEAL_UPDATE            KVM_ARCH_REQ(8)
62 #define KVM_REQ_NMI                     KVM_ARCH_REQ(9)
63 #define KVM_REQ_PMU                     KVM_ARCH_REQ(10)
64 #define KVM_REQ_PMI                     KVM_ARCH_REQ(11)
65 #define KVM_REQ_SMI                     KVM_ARCH_REQ(12)
66 #define KVM_REQ_MASTERCLOCK_UPDATE      KVM_ARCH_REQ(13)
67 #define KVM_REQ_MCLOCK_INPROGRESS \
68         KVM_ARCH_REQ_FLAGS(14, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
69 #define KVM_REQ_SCAN_IOAPIC \
70         KVM_ARCH_REQ_FLAGS(15, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
71 #define KVM_REQ_GLOBAL_CLOCK_UPDATE     KVM_ARCH_REQ(16)
72 #define KVM_REQ_APIC_PAGE_RELOAD \
73         KVM_ARCH_REQ_FLAGS(17, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
74 #define KVM_REQ_HV_CRASH                KVM_ARCH_REQ(18)
75 #define KVM_REQ_IOAPIC_EOI_EXIT         KVM_ARCH_REQ(19)
76 #define KVM_REQ_HV_RESET                KVM_ARCH_REQ(20)
77 #define KVM_REQ_HV_EXIT                 KVM_ARCH_REQ(21)
78 #define KVM_REQ_HV_STIMER               KVM_ARCH_REQ(22)
79 #define KVM_REQ_LOAD_EOI_EXITMAP        KVM_ARCH_REQ(23)
80 #define KVM_REQ_GET_VMCS12_PAGES        KVM_ARCH_REQ(24)
81
82 #define CR0_RESERVED_BITS                                               \
83         (~(unsigned long)(X86_CR0_PE | X86_CR0_MP | X86_CR0_EM | X86_CR0_TS \
84                           | X86_CR0_ET | X86_CR0_NE | X86_CR0_WP | X86_CR0_AM \
85                           | X86_CR0_NW | X86_CR0_CD | X86_CR0_PG))
86
87 #define CR4_RESERVED_BITS                                               \
88         (~(unsigned long)(X86_CR4_VME | X86_CR4_PVI | X86_CR4_TSD | X86_CR4_DE\
89                           | X86_CR4_PSE | X86_CR4_PAE | X86_CR4_MCE     \
90                           | X86_CR4_PGE | X86_CR4_PCE | X86_CR4_OSFXSR | X86_CR4_PCIDE \
91                           | X86_CR4_OSXSAVE | X86_CR4_SMEP | X86_CR4_FSGSBASE \
92                           | X86_CR4_OSXMMEXCPT | X86_CR4_LA57 | X86_CR4_VMXE \
93                           | X86_CR4_SMAP | X86_CR4_PKE | X86_CR4_UMIP))
94
95 #define CR8_RESERVED_BITS (~(unsigned long)X86_CR8_TPR)
96
97
98
99 #define INVALID_PAGE (~(hpa_t)0)
100 #define VALID_PAGE(x) ((x) != INVALID_PAGE)
101
102 #define UNMAPPED_GVA (~(gpa_t)0)
103
104 /* KVM Hugepage definitions for x86 */
105 enum {
106         PT_PAGE_TABLE_LEVEL   = 1,
107         PT_DIRECTORY_LEVEL    = 2,
108         PT_PDPE_LEVEL         = 3,
109         /* set max level to the biggest one */
110         PT_MAX_HUGEPAGE_LEVEL = PT_PDPE_LEVEL,
111 };
112 #define KVM_NR_PAGE_SIZES       (PT_MAX_HUGEPAGE_LEVEL - \
113                                  PT_PAGE_TABLE_LEVEL + 1)
114 #define KVM_HPAGE_GFN_SHIFT(x)  (((x) - 1) * 9)
115 #define KVM_HPAGE_SHIFT(x)      (PAGE_SHIFT + KVM_HPAGE_GFN_SHIFT(x))
116 #define KVM_HPAGE_SIZE(x)       (1UL << KVM_HPAGE_SHIFT(x))
117 #define KVM_HPAGE_MASK(x)       (~(KVM_HPAGE_SIZE(x) - 1))
118 #define KVM_PAGES_PER_HPAGE(x)  (KVM_HPAGE_SIZE(x) / PAGE_SIZE)
119
120 static inline gfn_t gfn_to_index(gfn_t gfn, gfn_t base_gfn, int level)
121 {
122         /* KVM_HPAGE_GFN_SHIFT(PT_PAGE_TABLE_LEVEL) must be 0. */
123         return (gfn >> KVM_HPAGE_GFN_SHIFT(level)) -
124                 (base_gfn >> KVM_HPAGE_GFN_SHIFT(level));
125 }
126
127 #define KVM_PERMILLE_MMU_PAGES 20
128 #define KVM_MIN_ALLOC_MMU_PAGES 64UL
129 #define KVM_MMU_HASH_SHIFT 12
130 #define KVM_NUM_MMU_PAGES (1 << KVM_MMU_HASH_SHIFT)
131 #define KVM_MIN_FREE_MMU_PAGES 5
132 #define KVM_REFILL_PAGES 25
133 #define KVM_MAX_CPUID_ENTRIES 80
134 #define KVM_NR_FIXED_MTRR_REGION 88
135 #define KVM_NR_VAR_MTRR 8
136
137 #define ASYNC_PF_PER_VCPU 64
138
139 enum kvm_reg {
140         VCPU_REGS_RAX = __VCPU_REGS_RAX,
141         VCPU_REGS_RCX = __VCPU_REGS_RCX,
142         VCPU_REGS_RDX = __VCPU_REGS_RDX,
143         VCPU_REGS_RBX = __VCPU_REGS_RBX,
144         VCPU_REGS_RSP = __VCPU_REGS_RSP,
145         VCPU_REGS_RBP = __VCPU_REGS_RBP,
146         VCPU_REGS_RSI = __VCPU_REGS_RSI,
147         VCPU_REGS_RDI = __VCPU_REGS_RDI,
148 #ifdef CONFIG_X86_64
149         VCPU_REGS_R8  = __VCPU_REGS_R8,
150         VCPU_REGS_R9  = __VCPU_REGS_R9,
151         VCPU_REGS_R10 = __VCPU_REGS_R10,
152         VCPU_REGS_R11 = __VCPU_REGS_R11,
153         VCPU_REGS_R12 = __VCPU_REGS_R12,
154         VCPU_REGS_R13 = __VCPU_REGS_R13,
155         VCPU_REGS_R14 = __VCPU_REGS_R14,
156         VCPU_REGS_R15 = __VCPU_REGS_R15,
157 #endif
158         VCPU_REGS_RIP,
159         NR_VCPU_REGS
160 };
161
162 enum kvm_reg_ex {
163         VCPU_EXREG_PDPTR = NR_VCPU_REGS,
164         VCPU_EXREG_CR3,
165         VCPU_EXREG_RFLAGS,
166         VCPU_EXREG_SEGMENTS,
167 };
168
169 enum {
170         VCPU_SREG_ES,
171         VCPU_SREG_CS,
172         VCPU_SREG_SS,
173         VCPU_SREG_DS,
174         VCPU_SREG_FS,
175         VCPU_SREG_GS,
176         VCPU_SREG_TR,
177         VCPU_SREG_LDTR,
178 };
179
180 #include <asm/kvm_emulate.h>
181
182 #define KVM_NR_MEM_OBJS 40
183
184 #define KVM_NR_DB_REGS  4
185
186 #define DR6_BD          (1 << 13)
187 #define DR6_BS          (1 << 14)
188 #define DR6_BT          (1 << 15)
189 #define DR6_RTM         (1 << 16)
190 #define DR6_FIXED_1     0xfffe0ff0
191 #define DR6_INIT        0xffff0ff0
192 #define DR6_VOLATILE    0x0001e00f
193
194 #define DR7_BP_EN_MASK  0x000000ff
195 #define DR7_GE          (1 << 9)
196 #define DR7_GD          (1 << 13)
197 #define DR7_FIXED_1     0x00000400
198 #define DR7_VOLATILE    0xffff2bff
199
200 #define PFERR_PRESENT_BIT 0
201 #define PFERR_WRITE_BIT 1
202 #define PFERR_USER_BIT 2
203 #define PFERR_RSVD_BIT 3
204 #define PFERR_FETCH_BIT 4
205 #define PFERR_PK_BIT 5
206 #define PFERR_GUEST_FINAL_BIT 32
207 #define PFERR_GUEST_PAGE_BIT 33
208
209 #define PFERR_PRESENT_MASK (1U << PFERR_PRESENT_BIT)
210 #define PFERR_WRITE_MASK (1U << PFERR_WRITE_BIT)
211 #define PFERR_USER_MASK (1U << PFERR_USER_BIT)
212 #define PFERR_RSVD_MASK (1U << PFERR_RSVD_BIT)
213 #define PFERR_FETCH_MASK (1U << PFERR_FETCH_BIT)
214 #define PFERR_PK_MASK (1U << PFERR_PK_BIT)
215 #define PFERR_GUEST_FINAL_MASK (1ULL << PFERR_GUEST_FINAL_BIT)
216 #define PFERR_GUEST_PAGE_MASK (1ULL << PFERR_GUEST_PAGE_BIT)
217
218 #define PFERR_NESTED_GUEST_PAGE (PFERR_GUEST_PAGE_MASK |        \
219                                  PFERR_WRITE_MASK |             \
220                                  PFERR_PRESENT_MASK)
221
222 /* apic attention bits */
223 #define KVM_APIC_CHECK_VAPIC    0
224 /*
225  * The following bit is set with PV-EOI, unset on EOI.
226  * We detect PV-EOI changes by guest by comparing
227  * this bit with PV-EOI in guest memory.
228  * See the implementation in apic_update_pv_eoi.
229  */
230 #define KVM_APIC_PV_EOI_PENDING 1
231
232 struct kvm_kernel_irq_routing_entry;
233
234 /*
235  * We don't want allocation failures within the mmu code, so we preallocate
236  * enough memory for a single page fault in a cache.
237  */
238 struct kvm_mmu_memory_cache {
239         int nobjs;
240         void *objects[KVM_NR_MEM_OBJS];
241 };
242
243 /*
244  * the pages used as guest page table on soft mmu are tracked by
245  * kvm_memory_slot.arch.gfn_track which is 16 bits, so the role bits used
246  * by indirect shadow page can not be more than 15 bits.
247  *
248  * Currently, we used 14 bits that are @level, @gpte_is_8_bytes, @quadrant, @access,
249  * @nxe, @cr0_wp, @smep_andnot_wp and @smap_andnot_wp.
250  */
251 union kvm_mmu_page_role {
252         u32 word;
253         struct {
254                 unsigned level:4;
255                 unsigned gpte_is_8_bytes:1;
256                 unsigned quadrant:2;
257                 unsigned direct:1;
258                 unsigned access:3;
259                 unsigned invalid:1;
260                 unsigned nxe:1;
261                 unsigned cr0_wp:1;
262                 unsigned smep_andnot_wp:1;
263                 unsigned smap_andnot_wp:1;
264                 unsigned ad_disabled:1;
265                 unsigned guest_mode:1;
266                 unsigned :6;
267
268                 /*
269                  * This is left at the top of the word so that
270                  * kvm_memslots_for_spte_role can extract it with a
271                  * simple shift.  While there is room, give it a whole
272                  * byte so it is also faster to load it from memory.
273                  */
274                 unsigned smm:8;
275         };
276 };
277
278 union kvm_mmu_extended_role {
279 /*
280  * This structure complements kvm_mmu_page_role caching everything needed for
281  * MMU configuration. If nothing in both these structures changed, MMU
282  * re-configuration can be skipped. @valid bit is set on first usage so we don't
283  * treat all-zero structure as valid data.
284  */
285         u32 word;
286         struct {
287                 unsigned int valid:1;
288                 unsigned int execonly:1;
289                 unsigned int cr0_pg:1;
290                 unsigned int cr4_pae:1;
291                 unsigned int cr4_pse:1;
292                 unsigned int cr4_pke:1;
293                 unsigned int cr4_smap:1;
294                 unsigned int cr4_smep:1;
295                 unsigned int cr4_la57:1;
296                 unsigned int maxphyaddr:6;
297         };
298 };
299
300 union kvm_mmu_role {
301         u64 as_u64;
302         struct {
303                 union kvm_mmu_page_role base;
304                 union kvm_mmu_extended_role ext;
305         };
306 };
307
308 struct kvm_rmap_head {
309         unsigned long val;
310 };
311
312 struct kvm_mmu_page {
313         struct list_head link;
314         struct hlist_node hash_link;
315         bool unsync;
316         u8 mmu_valid_gen;
317         bool mmio_cached;
318         bool lpage_disallowed; /* Can't be replaced by an equiv large page */
319
320         /*
321          * The following two entries are used to key the shadow page in the
322          * hash table.
323          */
324         union kvm_mmu_page_role role;
325         gfn_t gfn;
326
327         u64 *spt;
328         /* hold the gfn of each spte inside spt */
329         gfn_t *gfns;
330         int root_count;          /* Currently serving as active root */
331         unsigned int unsync_children;
332         struct kvm_rmap_head parent_ptes; /* rmap pointers to parent sptes */
333         DECLARE_BITMAP(unsync_child_bitmap, 512);
334
335 #ifdef CONFIG_X86_32
336         /*
337          * Used out of the mmu-lock to avoid reading spte values while an
338          * update is in progress; see the comments in __get_spte_lockless().
339          */
340         int clear_spte_count;
341 #endif
342
343         /* Number of writes since the last time traversal visited this page.  */
344         atomic_t write_flooding_count;
345 };
346
347 struct kvm_pio_request {
348         unsigned long linear_rip;
349         unsigned long count;
350         int in;
351         int port;
352         int size;
353 };
354
355 #define PT64_ROOT_MAX_LEVEL 5
356
357 struct rsvd_bits_validate {
358         u64 rsvd_bits_mask[2][PT64_ROOT_MAX_LEVEL];
359         u64 bad_mt_xwr;
360 };
361
362 struct kvm_mmu_root_info {
363         gpa_t cr3;
364         hpa_t hpa;
365 };
366
367 #define KVM_MMU_ROOT_INFO_INVALID \
368         ((struct kvm_mmu_root_info) { .cr3 = INVALID_PAGE, .hpa = INVALID_PAGE })
369
370 #define KVM_MMU_NUM_PREV_ROOTS 3
371
372 /*
373  * x86 supports 4 paging modes (5-level 64-bit, 4-level 64-bit, 3-level 32-bit,
374  * and 2-level 32-bit).  The kvm_mmu structure abstracts the details of the
375  * current mmu mode.
376  */
377 struct kvm_mmu {
378         void (*set_cr3)(struct kvm_vcpu *vcpu, unsigned long root);
379         unsigned long (*get_cr3)(struct kvm_vcpu *vcpu);
380         u64 (*get_pdptr)(struct kvm_vcpu *vcpu, int index);
381         int (*page_fault)(struct kvm_vcpu *vcpu, gva_t gva, u32 err,
382                           bool prefault);
383         void (*inject_page_fault)(struct kvm_vcpu *vcpu,
384                                   struct x86_exception *fault);
385         gpa_t (*gva_to_gpa)(struct kvm_vcpu *vcpu, gva_t gva, u32 access,
386                             struct x86_exception *exception);
387         gpa_t (*translate_gpa)(struct kvm_vcpu *vcpu, gpa_t gpa, u32 access,
388                                struct x86_exception *exception);
389         int (*sync_page)(struct kvm_vcpu *vcpu,
390                          struct kvm_mmu_page *sp);
391         void (*invlpg)(struct kvm_vcpu *vcpu, gva_t gva, hpa_t root_hpa);
392         void (*update_pte)(struct kvm_vcpu *vcpu, struct kvm_mmu_page *sp,
393                            u64 *spte, const void *pte);
394         hpa_t root_hpa;
395         gpa_t root_cr3;
396         union kvm_mmu_role mmu_role;
397         u8 root_level;
398         u8 shadow_root_level;
399         u8 ept_ad;
400         bool direct_map;
401         struct kvm_mmu_root_info prev_roots[KVM_MMU_NUM_PREV_ROOTS];
402
403         /*
404          * Bitmap; bit set = permission fault
405          * Byte index: page fault error code [4:1]
406          * Bit index: pte permissions in ACC_* format
407          */
408         u8 permissions[16];
409
410         /*
411         * The pkru_mask indicates if protection key checks are needed.  It
412         * consists of 16 domains indexed by page fault error code bits [4:1],
413         * with PFEC.RSVD replaced by ACC_USER_MASK from the page tables.
414         * Each domain has 2 bits which are ANDed with AD and WD from PKRU.
415         */
416         u32 pkru_mask;
417
418         u64 *pae_root;
419         u64 *lm_root;
420
421         /*
422          * check zero bits on shadow page table entries, these
423          * bits include not only hardware reserved bits but also
424          * the bits spte never used.
425          */
426         struct rsvd_bits_validate shadow_zero_check;
427
428         struct rsvd_bits_validate guest_rsvd_check;
429
430         /* Can have large pages at levels 2..last_nonleaf_level-1. */
431         u8 last_nonleaf_level;
432
433         bool nx;
434
435         u64 pdptrs[4]; /* pae */
436 };
437
438 struct kvm_tlb_range {
439         u64 start_gfn;
440         u64 pages;
441 };
442
443 enum pmc_type {
444         KVM_PMC_GP = 0,
445         KVM_PMC_FIXED,
446 };
447
448 struct kvm_pmc {
449         enum pmc_type type;
450         u8 idx;
451         u64 counter;
452         u64 eventsel;
453         struct perf_event *perf_event;
454         struct kvm_vcpu *vcpu;
455 };
456
457 struct kvm_pmu {
458         unsigned nr_arch_gp_counters;
459         unsigned nr_arch_fixed_counters;
460         unsigned available_event_types;
461         u64 fixed_ctr_ctrl;
462         u64 global_ctrl;
463         u64 global_status;
464         u64 global_ovf_ctrl;
465         u64 counter_bitmask[2];
466         u64 global_ctrl_mask;
467         u64 global_ovf_ctrl_mask;
468         u64 reserved_bits;
469         u8 version;
470         struct kvm_pmc gp_counters[INTEL_PMC_MAX_GENERIC];
471         struct kvm_pmc fixed_counters[INTEL_PMC_MAX_FIXED];
472         struct irq_work irq_work;
473         u64 reprogram_pmi;
474 };
475
476 struct kvm_pmu_ops;
477
478 enum {
479         KVM_DEBUGREG_BP_ENABLED = 1,
480         KVM_DEBUGREG_WONT_EXIT = 2,
481         KVM_DEBUGREG_RELOAD = 4,
482 };
483
484 struct kvm_mtrr_range {
485         u64 base;
486         u64 mask;
487         struct list_head node;
488 };
489
490 struct kvm_mtrr {
491         struct kvm_mtrr_range var_ranges[KVM_NR_VAR_MTRR];
492         mtrr_type fixed_ranges[KVM_NR_FIXED_MTRR_REGION];
493         u64 deftype;
494
495         struct list_head head;
496 };
497
498 /* Hyper-V SynIC timer */
499 struct kvm_vcpu_hv_stimer {
500         struct hrtimer timer;
501         int index;
502         union hv_stimer_config config;
503         u64 count;
504         u64 exp_time;
505         struct hv_message msg;
506         bool msg_pending;
507 };
508
509 /* Hyper-V synthetic interrupt controller (SynIC)*/
510 struct kvm_vcpu_hv_synic {
511         u64 version;
512         u64 control;
513         u64 msg_page;
514         u64 evt_page;
515         atomic64_t sint[HV_SYNIC_SINT_COUNT];
516         atomic_t sint_to_gsi[HV_SYNIC_SINT_COUNT];
517         DECLARE_BITMAP(auto_eoi_bitmap, 256);
518         DECLARE_BITMAP(vec_bitmap, 256);
519         bool active;
520         bool dont_zero_synic_pages;
521 };
522
523 /* Hyper-V per vcpu emulation context */
524 struct kvm_vcpu_hv {
525         u32 vp_index;
526         u64 hv_vapic;
527         s64 runtime_offset;
528         struct kvm_vcpu_hv_synic synic;
529         struct kvm_hyperv_exit exit;
530         struct kvm_vcpu_hv_stimer stimer[HV_SYNIC_STIMER_COUNT];
531         DECLARE_BITMAP(stimer_pending_bitmap, HV_SYNIC_STIMER_COUNT);
532         cpumask_t tlb_flush;
533 };
534
535 struct kvm_vcpu_arch {
536         /*
537          * rip and regs accesses must go through
538          * kvm_{register,rip}_{read,write} functions.
539          */
540         unsigned long regs[NR_VCPU_REGS];
541         u32 regs_avail;
542         u32 regs_dirty;
543
544         unsigned long cr0;
545         unsigned long cr0_guest_owned_bits;
546         unsigned long cr2;
547         unsigned long cr3;
548         unsigned long cr4;
549         unsigned long cr4_guest_owned_bits;
550         unsigned long cr8;
551         u32 pkru;
552         u32 hflags;
553         u64 efer;
554         u64 apic_base;
555         struct kvm_lapic *apic;    /* kernel irqchip context */
556         bool apicv_active;
557         bool load_eoi_exitmap_pending;
558         DECLARE_BITMAP(ioapic_handled_vectors, 256);
559         unsigned long apic_attention;
560         int32_t apic_arb_prio;
561         int mp_state;
562         u64 ia32_misc_enable_msr;
563         u64 smbase;
564         u64 smi_count;
565         bool tpr_access_reporting;
566         u64 ia32_xss;
567         u64 microcode_version;
568         u64 arch_capabilities;
569
570         /*
571          * Paging state of the vcpu
572          *
573          * If the vcpu runs in guest mode with two level paging this still saves
574          * the paging mode of the l1 guest. This context is always used to
575          * handle faults.
576          */
577         struct kvm_mmu *mmu;
578
579         /* Non-nested MMU for L1 */
580         struct kvm_mmu root_mmu;
581
582         /* L1 MMU when running nested */
583         struct kvm_mmu guest_mmu;
584
585         /*
586          * Paging state of an L2 guest (used for nested npt)
587          *
588          * This context will save all necessary information to walk page tables
589          * of the an L2 guest. This context is only initialized for page table
590          * walking and not for faulting since we never handle l2 page faults on
591          * the host.
592          */
593         struct kvm_mmu nested_mmu;
594
595         /*
596          * Pointer to the mmu context currently used for
597          * gva_to_gpa translations.
598          */
599         struct kvm_mmu *walk_mmu;
600
601         struct kvm_mmu_memory_cache mmu_pte_list_desc_cache;
602         struct kvm_mmu_memory_cache mmu_page_cache;
603         struct kvm_mmu_memory_cache mmu_page_header_cache;
604
605         /*
606          * QEMU userspace and the guest each have their own FPU state.
607          * In vcpu_run, we switch between the user and guest FPU contexts.
608          * While running a VCPU, the VCPU thread will have the guest FPU
609          * context.
610          *
611          * Note that while the PKRU state lives inside the fpu registers,
612          * it is switched out separately at VMENTER and VMEXIT time. The
613          * "guest_fpu" state here contains the guest FPU context, with the
614          * host PRKU bits.
615          */
616         struct fpu *user_fpu;
617         struct fpu *guest_fpu;
618
619         u64 xcr0;
620         u64 guest_supported_xcr0;
621         u32 guest_xstate_size;
622
623         struct kvm_pio_request pio;
624         void *pio_data;
625
626         u8 event_exit_inst_len;
627
628         struct kvm_queued_exception {
629                 bool pending;
630                 bool injected;
631                 bool has_error_code;
632                 u8 nr;
633                 u32 error_code;
634                 unsigned long payload;
635                 bool has_payload;
636                 u8 nested_apf;
637         } exception;
638
639         struct kvm_queued_interrupt {
640                 bool injected;
641                 bool soft;
642                 u8 nr;
643         } interrupt;
644
645         int halt_request; /* real mode on Intel only */
646
647         int cpuid_nent;
648         struct kvm_cpuid_entry2 cpuid_entries[KVM_MAX_CPUID_ENTRIES];
649
650         int maxphyaddr;
651
652         /* emulate context */
653
654         struct x86_emulate_ctxt emulate_ctxt;
655         bool emulate_regs_need_sync_to_vcpu;
656         bool emulate_regs_need_sync_from_vcpu;
657         int (*complete_userspace_io)(struct kvm_vcpu *vcpu);
658
659         gpa_t time;
660         struct pvclock_vcpu_time_info hv_clock;
661         unsigned int hw_tsc_khz;
662         struct gfn_to_hva_cache pv_time;
663         bool pv_time_enabled;
664         /* set guest stopped flag in pvclock flags field */
665         bool pvclock_set_guest_stopped_request;
666
667         struct {
668                 u64 msr_val;
669                 u64 last_steal;
670                 struct gfn_to_hva_cache stime;
671                 struct kvm_steal_time steal;
672         } st;
673
674         u64 tsc_offset;
675         u64 last_guest_tsc;
676         u64 last_host_tsc;
677         u64 tsc_offset_adjustment;
678         u64 this_tsc_nsec;
679         u64 this_tsc_write;
680         u64 this_tsc_generation;
681         bool tsc_catchup;
682         bool tsc_always_catchup;
683         s8 virtual_tsc_shift;
684         u32 virtual_tsc_mult;
685         u32 virtual_tsc_khz;
686         s64 ia32_tsc_adjust_msr;
687         u64 msr_ia32_power_ctl;
688         u64 tsc_scaling_ratio;
689
690         atomic_t nmi_queued;  /* unprocessed asynchronous NMIs */
691         unsigned nmi_pending; /* NMI queued after currently running handler */
692         bool nmi_injected;    /* Trying to inject an NMI this entry */
693         bool smi_pending;    /* SMI queued after currently running handler */
694
695         struct kvm_mtrr mtrr_state;
696         u64 pat;
697
698         unsigned switch_db_regs;
699         unsigned long db[KVM_NR_DB_REGS];
700         unsigned long dr6;
701         unsigned long dr7;
702         unsigned long eff_db[KVM_NR_DB_REGS];
703         unsigned long guest_debug_dr7;
704         u64 msr_platform_info;
705         u64 msr_misc_features_enables;
706
707         u64 mcg_cap;
708         u64 mcg_status;
709         u64 mcg_ctl;
710         u64 mcg_ext_ctl;
711         u64 *mce_banks;
712
713         /* Cache MMIO info */
714         u64 mmio_gva;
715         unsigned mmio_access;
716         gfn_t mmio_gfn;
717         u64 mmio_gen;
718
719         struct kvm_pmu pmu;
720
721         /* used for guest single stepping over the given code position */
722         unsigned long singlestep_rip;
723
724         struct kvm_vcpu_hv hyperv;
725
726         cpumask_var_t wbinvd_dirty_mask;
727
728         unsigned long last_retry_eip;
729         unsigned long last_retry_addr;
730
731         struct {
732                 bool halted;
733                 gfn_t gfns[roundup_pow_of_two(ASYNC_PF_PER_VCPU)];
734                 struct gfn_to_hva_cache data;
735                 u64 msr_val;
736                 u32 id;
737                 bool send_user_only;
738                 u32 host_apf_reason;
739                 unsigned long nested_apf_token;
740                 bool delivery_as_pf_vmexit;
741         } apf;
742
743         /* OSVW MSRs (AMD only) */
744         struct {
745                 u64 length;
746                 u64 status;
747         } osvw;
748
749         struct {
750                 u64 msr_val;
751                 struct gfn_to_hva_cache data;
752         } pv_eoi;
753
754         u64 msr_kvm_poll_control;
755
756         /*
757          * Indicate whether the access faults on its page table in guest
758          * which is set when fix page fault and used to detect unhandeable
759          * instruction.
760          */
761         bool write_fault_to_shadow_pgtable;
762
763         /* set at EPT violation at this point */
764         unsigned long exit_qualification;
765
766         /* pv related host specific info */
767         struct {
768                 bool pv_unhalted;
769         } pv;
770
771         int pending_ioapic_eoi;
772         int pending_external_vector;
773
774         /* GPA available */
775         bool gpa_available;
776         gpa_t gpa_val;
777
778         /* be preempted when it's in kernel-mode(cpl=0) */
779         bool preempted_in_kernel;
780
781         /* Flush the L1 Data cache for L1TF mitigation on VMENTER */
782         bool l1tf_flush_l1d;
783
784         /* AMD MSRC001_0015 Hardware Configuration */
785         u64 msr_hwcr;
786 };
787
788 struct kvm_lpage_info {
789         int disallow_lpage;
790 };
791
792 struct kvm_arch_memory_slot {
793         struct kvm_rmap_head *rmap[KVM_NR_PAGE_SIZES];
794         struct kvm_lpage_info *lpage_info[KVM_NR_PAGE_SIZES - 1];
795         unsigned short *gfn_track[KVM_PAGE_TRACK_MAX];
796 };
797
798 /*
799  * We use as the mode the number of bits allocated in the LDR for the
800  * logical processor ID.  It happens that these are all powers of two.
801  * This makes it is very easy to detect cases where the APICs are
802  * configured for multiple modes; in that case, we cannot use the map and
803  * hence cannot use kvm_irq_delivery_to_apic_fast either.
804  */
805 #define KVM_APIC_MODE_XAPIC_CLUSTER          4
806 #define KVM_APIC_MODE_XAPIC_FLAT             8
807 #define KVM_APIC_MODE_X2APIC                16
808
809 struct kvm_apic_map {
810         struct rcu_head rcu;
811         u8 mode;
812         u32 max_apic_id;
813         union {
814                 struct kvm_lapic *xapic_flat_map[8];
815                 struct kvm_lapic *xapic_cluster_map[16][4];
816         };
817         struct kvm_lapic *phys_map[];
818 };
819
820 /* Hyper-V emulation context */
821 struct kvm_hv {
822         struct mutex hv_lock;
823         u64 hv_guest_os_id;
824         u64 hv_hypercall;
825         u64 hv_tsc_page;
826
827         /* Hyper-v based guest crash (NT kernel bugcheck) parameters */
828         u64 hv_crash_param[HV_X64_MSR_CRASH_PARAMS];
829         u64 hv_crash_ctl;
830
831         HV_REFERENCE_TSC_PAGE tsc_ref;
832
833         struct idr conn_to_evt;
834
835         u64 hv_reenlightenment_control;
836         u64 hv_tsc_emulation_control;
837         u64 hv_tsc_emulation_status;
838
839         /* How many vCPUs have VP index != vCPU index */
840         atomic_t num_mismatched_vp_indexes;
841
842         struct hv_partition_assist_pg *hv_pa_pg;
843 };
844
845 enum kvm_irqchip_mode {
846         KVM_IRQCHIP_NONE,
847         KVM_IRQCHIP_KERNEL,       /* created with KVM_CREATE_IRQCHIP */
848         KVM_IRQCHIP_SPLIT,        /* created with KVM_CAP_SPLIT_IRQCHIP */
849 };
850
851 struct kvm_arch {
852         unsigned long n_used_mmu_pages;
853         unsigned long n_requested_mmu_pages;
854         unsigned long n_max_mmu_pages;
855         unsigned int indirect_shadow_pages;
856         u8 mmu_valid_gen;
857         struct hlist_head mmu_page_hash[KVM_NUM_MMU_PAGES];
858         /*
859          * Hash table of struct kvm_mmu_page.
860          */
861         struct list_head active_mmu_pages;
862         struct list_head zapped_obsolete_pages;
863         struct kvm_page_track_notifier_node mmu_sp_tracker;
864         struct kvm_page_track_notifier_head track_notifier_head;
865
866         struct list_head assigned_dev_head;
867         struct iommu_domain *iommu_domain;
868         bool iommu_noncoherent;
869 #define __KVM_HAVE_ARCH_NONCOHERENT_DMA
870         atomic_t noncoherent_dma_count;
871 #define __KVM_HAVE_ARCH_ASSIGNED_DEVICE
872         atomic_t assigned_device_count;
873         struct kvm_pic *vpic;
874         struct kvm_ioapic *vioapic;
875         struct kvm_pit *vpit;
876         atomic_t vapics_in_nmi_mode;
877         struct mutex apic_map_lock;
878         struct kvm_apic_map *apic_map;
879
880         bool apic_access_page_done;
881
882         gpa_t wall_clock;
883
884         bool mwait_in_guest;
885         bool hlt_in_guest;
886         bool pause_in_guest;
887         bool cstate_in_guest;
888
889         unsigned long irq_sources_bitmap;
890         s64 kvmclock_offset;
891         raw_spinlock_t tsc_write_lock;
892         u64 last_tsc_nsec;
893         u64 last_tsc_write;
894         u32 last_tsc_khz;
895         u64 cur_tsc_nsec;
896         u64 cur_tsc_write;
897         u64 cur_tsc_offset;
898         u64 cur_tsc_generation;
899         int nr_vcpus_matched_tsc;
900
901         spinlock_t pvclock_gtod_sync_lock;
902         bool use_master_clock;
903         u64 master_kernel_ns;
904         u64 master_cycle_now;
905         struct delayed_work kvmclock_update_work;
906         struct delayed_work kvmclock_sync_work;
907
908         struct kvm_xen_hvm_config xen_hvm_config;
909
910         /* reads protected by irq_srcu, writes by irq_lock */
911         struct hlist_head mask_notifier_list;
912
913         struct kvm_hv hyperv;
914
915         #ifdef CONFIG_KVM_MMU_AUDIT
916         int audit_point;
917         #endif
918
919         bool backwards_tsc_observed;
920         bool boot_vcpu_runs_old_kvmclock;
921         u32 bsp_vcpu_id;
922
923         u64 disabled_quirks;
924
925         enum kvm_irqchip_mode irqchip_mode;
926         u8 nr_reserved_ioapic_pins;
927
928         bool disabled_lapic_found;
929
930         bool x2apic_format;
931         bool x2apic_broadcast_quirk_disabled;
932
933         bool guest_can_read_msr_platform_info;
934         bool exception_payload_enabled;
935
936         struct kvm_pmu_event_filter *pmu_event_filter;
937 };
938
939 struct kvm_vm_stat {
940         ulong mmu_shadow_zapped;
941         ulong mmu_pte_write;
942         ulong mmu_pte_updated;
943         ulong mmu_pde_zapped;
944         ulong mmu_flooded;
945         ulong mmu_recycled;
946         ulong mmu_cache_miss;
947         ulong mmu_unsync;
948         ulong remote_tlb_flush;
949         ulong lpages;
950         ulong nx_lpage_splits;
951         ulong max_mmu_page_hash_collisions;
952 };
953
954 struct kvm_vcpu_stat {
955         u64 pf_fixed;
956         u64 pf_guest;
957         u64 tlb_flush;
958         u64 invlpg;
959
960         u64 exits;
961         u64 io_exits;
962         u64 mmio_exits;
963         u64 signal_exits;
964         u64 irq_window_exits;
965         u64 nmi_window_exits;
966         u64 l1d_flush;
967         u64 halt_exits;
968         u64 halt_successful_poll;
969         u64 halt_attempted_poll;
970         u64 halt_poll_invalid;
971         u64 halt_wakeup;
972         u64 request_irq_exits;
973         u64 irq_exits;
974         u64 host_state_reload;
975         u64 fpu_reload;
976         u64 insn_emulation;
977         u64 insn_emulation_fail;
978         u64 hypercalls;
979         u64 irq_injections;
980         u64 nmi_injections;
981         u64 req_event;
982 };
983
984 struct x86_instruction_info;
985
986 struct msr_data {
987         bool host_initiated;
988         u32 index;
989         u64 data;
990 };
991
992 struct kvm_lapic_irq {
993         u32 vector;
994         u16 delivery_mode;
995         u16 dest_mode;
996         bool level;
997         u16 trig_mode;
998         u32 shorthand;
999         u32 dest_id;
1000         bool msi_redir_hint;
1001 };
1002
1003 struct kvm_x86_ops {
1004         int (*cpu_has_kvm_support)(void);          /* __init */
1005         int (*disabled_by_bios)(void);             /* __init */
1006         int (*hardware_enable)(void);
1007         void (*hardware_disable)(void);
1008         int (*check_processor_compatibility)(void);/* __init */
1009         int (*hardware_setup)(void);               /* __init */
1010         void (*hardware_unsetup)(void);            /* __exit */
1011         bool (*cpu_has_accelerated_tpr)(void);
1012         bool (*has_emulated_msr)(int index);
1013         void (*cpuid_update)(struct kvm_vcpu *vcpu);
1014
1015         struct kvm *(*vm_alloc)(void);
1016         void (*vm_free)(struct kvm *);
1017         int (*vm_init)(struct kvm *kvm);
1018         void (*vm_destroy)(struct kvm *kvm);
1019
1020         /* Create, but do not attach this VCPU */
1021         struct kvm_vcpu *(*vcpu_create)(struct kvm *kvm, unsigned id);
1022         void (*vcpu_free)(struct kvm_vcpu *vcpu);
1023         void (*vcpu_reset)(struct kvm_vcpu *vcpu, bool init_event);
1024
1025         void (*prepare_guest_switch)(struct kvm_vcpu *vcpu);
1026         void (*vcpu_load)(struct kvm_vcpu *vcpu, int cpu);
1027         void (*vcpu_put)(struct kvm_vcpu *vcpu);
1028
1029         void (*update_bp_intercept)(struct kvm_vcpu *vcpu);
1030         int (*get_msr)(struct kvm_vcpu *vcpu, struct msr_data *msr);
1031         int (*set_msr)(struct kvm_vcpu *vcpu, struct msr_data *msr);
1032         u64 (*get_segment_base)(struct kvm_vcpu *vcpu, int seg);
1033         void (*get_segment)(struct kvm_vcpu *vcpu,
1034                             struct kvm_segment *var, int seg);
1035         int (*get_cpl)(struct kvm_vcpu *vcpu);
1036         void (*set_segment)(struct kvm_vcpu *vcpu,
1037                             struct kvm_segment *var, int seg);
1038         void (*get_cs_db_l_bits)(struct kvm_vcpu *vcpu, int *db, int *l);
1039         void (*decache_cr0_guest_bits)(struct kvm_vcpu *vcpu);
1040         void (*decache_cr3)(struct kvm_vcpu *vcpu);
1041         void (*decache_cr4_guest_bits)(struct kvm_vcpu *vcpu);
1042         void (*set_cr0)(struct kvm_vcpu *vcpu, unsigned long cr0);
1043         void (*set_cr3)(struct kvm_vcpu *vcpu, unsigned long cr3);
1044         int (*set_cr4)(struct kvm_vcpu *vcpu, unsigned long cr4);
1045         void (*set_efer)(struct kvm_vcpu *vcpu, u64 efer);
1046         void (*get_idt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1047         void (*set_idt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1048         void (*get_gdt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1049         void (*set_gdt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1050         u64 (*get_dr6)(struct kvm_vcpu *vcpu);
1051         void (*set_dr6)(struct kvm_vcpu *vcpu, unsigned long value);
1052         void (*sync_dirty_debug_regs)(struct kvm_vcpu *vcpu);
1053         void (*set_dr7)(struct kvm_vcpu *vcpu, unsigned long value);
1054         void (*cache_reg)(struct kvm_vcpu *vcpu, enum kvm_reg reg);
1055         unsigned long (*get_rflags)(struct kvm_vcpu *vcpu);
1056         void (*set_rflags)(struct kvm_vcpu *vcpu, unsigned long rflags);
1057
1058         void (*tlb_flush)(struct kvm_vcpu *vcpu, bool invalidate_gpa);
1059         int  (*tlb_remote_flush)(struct kvm *kvm);
1060         int  (*tlb_remote_flush_with_range)(struct kvm *kvm,
1061                         struct kvm_tlb_range *range);
1062
1063         /*
1064          * Flush any TLB entries associated with the given GVA.
1065          * Does not need to flush GPA->HPA mappings.
1066          * Can potentially get non-canonical addresses through INVLPGs, which
1067          * the implementation may choose to ignore if appropriate.
1068          */
1069         void (*tlb_flush_gva)(struct kvm_vcpu *vcpu, gva_t addr);
1070
1071         void (*run)(struct kvm_vcpu *vcpu);
1072         int (*handle_exit)(struct kvm_vcpu *vcpu);
1073         int (*skip_emulated_instruction)(struct kvm_vcpu *vcpu);
1074         void (*set_interrupt_shadow)(struct kvm_vcpu *vcpu, int mask);
1075         u32 (*get_interrupt_shadow)(struct kvm_vcpu *vcpu);
1076         void (*patch_hypercall)(struct kvm_vcpu *vcpu,
1077                                 unsigned char *hypercall_addr);
1078         void (*set_irq)(struct kvm_vcpu *vcpu);
1079         void (*set_nmi)(struct kvm_vcpu *vcpu);
1080         void (*queue_exception)(struct kvm_vcpu *vcpu);
1081         void (*cancel_injection)(struct kvm_vcpu *vcpu);
1082         int (*interrupt_allowed)(struct kvm_vcpu *vcpu);
1083         int (*nmi_allowed)(struct kvm_vcpu *vcpu);
1084         bool (*get_nmi_mask)(struct kvm_vcpu *vcpu);
1085         void (*set_nmi_mask)(struct kvm_vcpu *vcpu, bool masked);
1086         void (*enable_nmi_window)(struct kvm_vcpu *vcpu);
1087         void (*enable_irq_window)(struct kvm_vcpu *vcpu);
1088         void (*update_cr8_intercept)(struct kvm_vcpu *vcpu, int tpr, int irr);
1089         bool (*get_enable_apicv)(struct kvm_vcpu *vcpu);
1090         void (*refresh_apicv_exec_ctrl)(struct kvm_vcpu *vcpu);
1091         void (*hwapic_irr_update)(struct kvm_vcpu *vcpu, int max_irr);
1092         void (*hwapic_isr_update)(struct kvm_vcpu *vcpu, int isr);
1093         bool (*guest_apic_has_interrupt)(struct kvm_vcpu *vcpu);
1094         void (*load_eoi_exitmap)(struct kvm_vcpu *vcpu, u64 *eoi_exit_bitmap);
1095         void (*set_virtual_apic_mode)(struct kvm_vcpu *vcpu);
1096         void (*set_apic_access_page_addr)(struct kvm_vcpu *vcpu, hpa_t hpa);
1097         void (*deliver_posted_interrupt)(struct kvm_vcpu *vcpu, int vector);
1098         int (*sync_pir_to_irr)(struct kvm_vcpu *vcpu);
1099         int (*set_tss_addr)(struct kvm *kvm, unsigned int addr);
1100         int (*set_identity_map_addr)(struct kvm *kvm, u64 ident_addr);
1101         int (*get_tdp_level)(struct kvm_vcpu *vcpu);
1102         u64 (*get_mt_mask)(struct kvm_vcpu *vcpu, gfn_t gfn, bool is_mmio);
1103         int (*get_lpage_level)(void);
1104         bool (*rdtscp_supported)(void);
1105         bool (*invpcid_supported)(void);
1106
1107         void (*set_tdp_cr3)(struct kvm_vcpu *vcpu, unsigned long cr3);
1108
1109         void (*set_supported_cpuid)(u32 func, struct kvm_cpuid_entry2 *entry);
1110
1111         bool (*has_wbinvd_exit)(void);
1112
1113         u64 (*read_l1_tsc_offset)(struct kvm_vcpu *vcpu);
1114         /* Returns actual tsc_offset set in active VMCS */
1115         u64 (*write_l1_tsc_offset)(struct kvm_vcpu *vcpu, u64 offset);
1116
1117         void (*get_exit_info)(struct kvm_vcpu *vcpu, u64 *info1, u64 *info2);
1118
1119         int (*check_intercept)(struct kvm_vcpu *vcpu,
1120                                struct x86_instruction_info *info,
1121                                enum x86_intercept_stage stage);
1122         void (*handle_exit_irqoff)(struct kvm_vcpu *vcpu);
1123         bool (*mpx_supported)(void);
1124         bool (*xsaves_supported)(void);
1125         bool (*umip_emulated)(void);
1126         bool (*pt_supported)(void);
1127
1128         int (*check_nested_events)(struct kvm_vcpu *vcpu, bool external_intr);
1129         void (*request_immediate_exit)(struct kvm_vcpu *vcpu);
1130
1131         void (*sched_in)(struct kvm_vcpu *kvm, int cpu);
1132
1133         /*
1134          * Arch-specific dirty logging hooks. These hooks are only supposed to
1135          * be valid if the specific arch has hardware-accelerated dirty logging
1136          * mechanism. Currently only for PML on VMX.
1137          *
1138          *  - slot_enable_log_dirty:
1139          *      called when enabling log dirty mode for the slot.
1140          *  - slot_disable_log_dirty:
1141          *      called when disabling log dirty mode for the slot.
1142          *      also called when slot is created with log dirty disabled.
1143          *  - flush_log_dirty:
1144          *      called before reporting dirty_bitmap to userspace.
1145          *  - enable_log_dirty_pt_masked:
1146          *      called when reenabling log dirty for the GFNs in the mask after
1147          *      corresponding bits are cleared in slot->dirty_bitmap.
1148          */
1149         void (*slot_enable_log_dirty)(struct kvm *kvm,
1150                                       struct kvm_memory_slot *slot);
1151         void (*slot_disable_log_dirty)(struct kvm *kvm,
1152                                        struct kvm_memory_slot *slot);
1153         void (*flush_log_dirty)(struct kvm *kvm);
1154         void (*enable_log_dirty_pt_masked)(struct kvm *kvm,
1155                                            struct kvm_memory_slot *slot,
1156                                            gfn_t offset, unsigned long mask);
1157         int (*write_log_dirty)(struct kvm_vcpu *vcpu);
1158
1159         /* pmu operations of sub-arch */
1160         const struct kvm_pmu_ops *pmu_ops;
1161
1162         /*
1163          * Architecture specific hooks for vCPU blocking due to
1164          * HLT instruction.
1165          * Returns for .pre_block():
1166          *    - 0 means continue to block the vCPU.
1167          *    - 1 means we cannot block the vCPU since some event
1168          *        happens during this period, such as, 'ON' bit in
1169          *        posted-interrupts descriptor is set.
1170          */
1171         int (*pre_block)(struct kvm_vcpu *vcpu);
1172         void (*post_block)(struct kvm_vcpu *vcpu);
1173
1174         void (*vcpu_blocking)(struct kvm_vcpu *vcpu);
1175         void (*vcpu_unblocking)(struct kvm_vcpu *vcpu);
1176
1177         int (*update_pi_irte)(struct kvm *kvm, unsigned int host_irq,
1178                               uint32_t guest_irq, bool set);
1179         void (*apicv_post_state_restore)(struct kvm_vcpu *vcpu);
1180         bool (*dy_apicv_has_pending_interrupt)(struct kvm_vcpu *vcpu);
1181
1182         int (*set_hv_timer)(struct kvm_vcpu *vcpu, u64 guest_deadline_tsc,
1183                             bool *expired);
1184         void (*cancel_hv_timer)(struct kvm_vcpu *vcpu);
1185
1186         void (*setup_mce)(struct kvm_vcpu *vcpu);
1187
1188         int (*get_nested_state)(struct kvm_vcpu *vcpu,
1189                                 struct kvm_nested_state __user *user_kvm_nested_state,
1190                                 unsigned user_data_size);
1191         int (*set_nested_state)(struct kvm_vcpu *vcpu,
1192                                 struct kvm_nested_state __user *user_kvm_nested_state,
1193                                 struct kvm_nested_state *kvm_state);
1194         bool (*get_vmcs12_pages)(struct kvm_vcpu *vcpu);
1195
1196         int (*smi_allowed)(struct kvm_vcpu *vcpu);
1197         int (*pre_enter_smm)(struct kvm_vcpu *vcpu, char *smstate);
1198         int (*pre_leave_smm)(struct kvm_vcpu *vcpu, const char *smstate);
1199         int (*enable_smi_window)(struct kvm_vcpu *vcpu);
1200
1201         int (*mem_enc_op)(struct kvm *kvm, void __user *argp);
1202         int (*mem_enc_reg_region)(struct kvm *kvm, struct kvm_enc_region *argp);
1203         int (*mem_enc_unreg_region)(struct kvm *kvm, struct kvm_enc_region *argp);
1204
1205         int (*get_msr_feature)(struct kvm_msr_entry *entry);
1206
1207         int (*nested_enable_evmcs)(struct kvm_vcpu *vcpu,
1208                                    uint16_t *vmcs_version);
1209         uint16_t (*nested_get_evmcs_version)(struct kvm_vcpu *vcpu);
1210
1211         bool (*need_emulation_on_page_fault)(struct kvm_vcpu *vcpu);
1212
1213         bool (*apic_init_signal_blocked)(struct kvm_vcpu *vcpu);
1214         int (*enable_direct_tlbflush)(struct kvm_vcpu *vcpu);
1215 };
1216
1217 struct kvm_arch_async_pf {
1218         u32 token;
1219         gfn_t gfn;
1220         unsigned long cr3;
1221         bool direct_map;
1222 };
1223
1224 extern struct kvm_x86_ops *kvm_x86_ops;
1225 extern struct kmem_cache *x86_fpu_cache;
1226
1227 #define __KVM_HAVE_ARCH_VM_ALLOC
1228 static inline struct kvm *kvm_arch_alloc_vm(void)
1229 {
1230         return kvm_x86_ops->vm_alloc();
1231 }
1232
1233 static inline void kvm_arch_free_vm(struct kvm *kvm)
1234 {
1235         return kvm_x86_ops->vm_free(kvm);
1236 }
1237
1238 #define __KVM_HAVE_ARCH_FLUSH_REMOTE_TLB
1239 static inline int kvm_arch_flush_remote_tlb(struct kvm *kvm)
1240 {
1241         if (kvm_x86_ops->tlb_remote_flush &&
1242             !kvm_x86_ops->tlb_remote_flush(kvm))
1243                 return 0;
1244         else
1245                 return -ENOTSUPP;
1246 }
1247
1248 int kvm_mmu_module_init(void);
1249 void kvm_mmu_module_exit(void);
1250
1251 void kvm_mmu_destroy(struct kvm_vcpu *vcpu);
1252 int kvm_mmu_create(struct kvm_vcpu *vcpu);
1253 void kvm_mmu_init_vm(struct kvm *kvm);
1254 void kvm_mmu_uninit_vm(struct kvm *kvm);
1255 void kvm_mmu_set_mask_ptes(u64 user_mask, u64 accessed_mask,
1256                 u64 dirty_mask, u64 nx_mask, u64 x_mask, u64 p_mask,
1257                 u64 acc_track_mask, u64 me_mask);
1258
1259 void kvm_mmu_reset_context(struct kvm_vcpu *vcpu);
1260 void kvm_mmu_slot_remove_write_access(struct kvm *kvm,
1261                                       struct kvm_memory_slot *memslot);
1262 void kvm_mmu_zap_collapsible_sptes(struct kvm *kvm,
1263                                    const struct kvm_memory_slot *memslot);
1264 void kvm_mmu_slot_leaf_clear_dirty(struct kvm *kvm,
1265                                    struct kvm_memory_slot *memslot);
1266 void kvm_mmu_slot_largepage_remove_write_access(struct kvm *kvm,
1267                                         struct kvm_memory_slot *memslot);
1268 void kvm_mmu_slot_set_dirty(struct kvm *kvm,
1269                             struct kvm_memory_slot *memslot);
1270 void kvm_mmu_clear_dirty_pt_masked(struct kvm *kvm,
1271                                    struct kvm_memory_slot *slot,
1272                                    gfn_t gfn_offset, unsigned long mask);
1273 void kvm_mmu_zap_all(struct kvm *kvm);
1274 void kvm_mmu_invalidate_mmio_sptes(struct kvm *kvm, u64 gen);
1275 unsigned long kvm_mmu_calculate_default_mmu_pages(struct kvm *kvm);
1276 void kvm_mmu_change_mmu_pages(struct kvm *kvm, unsigned long kvm_nr_mmu_pages);
1277
1278 int load_pdptrs(struct kvm_vcpu *vcpu, struct kvm_mmu *mmu, unsigned long cr3);
1279 bool pdptrs_changed(struct kvm_vcpu *vcpu);
1280
1281 int emulator_write_phys(struct kvm_vcpu *vcpu, gpa_t gpa,
1282                           const void *val, int bytes);
1283
1284 struct kvm_irq_mask_notifier {
1285         void (*func)(struct kvm_irq_mask_notifier *kimn, bool masked);
1286         int irq;
1287         struct hlist_node link;
1288 };
1289
1290 void kvm_register_irq_mask_notifier(struct kvm *kvm, int irq,
1291                                     struct kvm_irq_mask_notifier *kimn);
1292 void kvm_unregister_irq_mask_notifier(struct kvm *kvm, int irq,
1293                                       struct kvm_irq_mask_notifier *kimn);
1294 void kvm_fire_mask_notifiers(struct kvm *kvm, unsigned irqchip, unsigned pin,
1295                              bool mask);
1296
1297 extern bool tdp_enabled;
1298
1299 u64 vcpu_tsc_khz(struct kvm_vcpu *vcpu);
1300
1301 /* control of guest tsc rate supported? */
1302 extern bool kvm_has_tsc_control;
1303 /* maximum supported tsc_khz for guests */
1304 extern u32  kvm_max_guest_tsc_khz;
1305 /* number of bits of the fractional part of the TSC scaling ratio */
1306 extern u8   kvm_tsc_scaling_ratio_frac_bits;
1307 /* maximum allowed value of TSC scaling ratio */
1308 extern u64  kvm_max_tsc_scaling_ratio;
1309 /* 1ull << kvm_tsc_scaling_ratio_frac_bits */
1310 extern u64  kvm_default_tsc_scaling_ratio;
1311
1312 extern u64 kvm_mce_cap_supported;
1313
1314 /*
1315  * EMULTYPE_NO_DECODE - Set when re-emulating an instruction (after completing
1316  *                      userspace I/O) to indicate that the emulation context
1317  *                      should be resued as is, i.e. skip initialization of
1318  *                      emulation context, instruction fetch and decode.
1319  *
1320  * EMULTYPE_TRAP_UD - Set when emulating an intercepted #UD from hardware.
1321  *                    Indicates that only select instructions (tagged with
1322  *                    EmulateOnUD) should be emulated (to minimize the emulator
1323  *                    attack surface).  See also EMULTYPE_TRAP_UD_FORCED.
1324  *
1325  * EMULTYPE_SKIP - Set when emulating solely to skip an instruction, i.e. to
1326  *                 decode the instruction length.  For use *only* by
1327  *                 kvm_x86_ops->skip_emulated_instruction() implementations.
1328  *
1329  * EMULTYPE_ALLOW_RETRY - Set when the emulator should resume the guest to
1330  *                        retry native execution under certain conditions.
1331  *
1332  * EMULTYPE_TRAP_UD_FORCED - Set when emulating an intercepted #UD that was
1333  *                           triggered by KVM's magic "force emulation" prefix,
1334  *                           which is opt in via module param (off by default).
1335  *                           Bypasses EmulateOnUD restriction despite emulating
1336  *                           due to an intercepted #UD (see EMULTYPE_TRAP_UD).
1337  *                           Used to test the full emulator from userspace.
1338  *
1339  * EMULTYPE_VMWARE_GP - Set when emulating an intercepted #GP for VMware
1340  *                      backdoor emulation, which is opt in via module param.
1341  *                      VMware backoor emulation handles select instructions
1342  *                      and reinjects the #GP for all other cases.
1343  */
1344 #define EMULTYPE_NO_DECODE          (1 << 0)
1345 #define EMULTYPE_TRAP_UD            (1 << 1)
1346 #define EMULTYPE_SKIP               (1 << 2)
1347 #define EMULTYPE_ALLOW_RETRY        (1 << 3)
1348 #define EMULTYPE_TRAP_UD_FORCED     (1 << 4)
1349 #define EMULTYPE_VMWARE_GP          (1 << 5)
1350 int kvm_emulate_instruction(struct kvm_vcpu *vcpu, int emulation_type);
1351 int kvm_emulate_instruction_from_buffer(struct kvm_vcpu *vcpu,
1352                                         void *insn, int insn_len);
1353
1354 void kvm_enable_efer_bits(u64);
1355 bool kvm_valid_efer(struct kvm_vcpu *vcpu, u64 efer);
1356 int kvm_get_msr(struct kvm_vcpu *vcpu, u32 index, u64 *data);
1357 int kvm_set_msr(struct kvm_vcpu *vcpu, u32 index, u64 data);
1358 int kvm_emulate_rdmsr(struct kvm_vcpu *vcpu);
1359 int kvm_emulate_wrmsr(struct kvm_vcpu *vcpu);
1360
1361 struct x86_emulate_ctxt;
1362
1363 int kvm_fast_pio(struct kvm_vcpu *vcpu, int size, unsigned short port, int in);
1364 int kvm_emulate_cpuid(struct kvm_vcpu *vcpu);
1365 int kvm_emulate_halt(struct kvm_vcpu *vcpu);
1366 int kvm_vcpu_halt(struct kvm_vcpu *vcpu);
1367 int kvm_emulate_wbinvd(struct kvm_vcpu *vcpu);
1368
1369 void kvm_get_segment(struct kvm_vcpu *vcpu, struct kvm_segment *var, int seg);
1370 int kvm_load_segment_descriptor(struct kvm_vcpu *vcpu, u16 selector, int seg);
1371 void kvm_vcpu_deliver_sipi_vector(struct kvm_vcpu *vcpu, u8 vector);
1372
1373 int kvm_task_switch(struct kvm_vcpu *vcpu, u16 tss_selector, int idt_index,
1374                     int reason, bool has_error_code, u32 error_code);
1375
1376 int kvm_set_cr0(struct kvm_vcpu *vcpu, unsigned long cr0);
1377 int kvm_set_cr3(struct kvm_vcpu *vcpu, unsigned long cr3);
1378 int kvm_set_cr4(struct kvm_vcpu *vcpu, unsigned long cr4);
1379 int kvm_set_cr8(struct kvm_vcpu *vcpu, unsigned long cr8);
1380 int kvm_set_dr(struct kvm_vcpu *vcpu, int dr, unsigned long val);
1381 int kvm_get_dr(struct kvm_vcpu *vcpu, int dr, unsigned long *val);
1382 unsigned long kvm_get_cr8(struct kvm_vcpu *vcpu);
1383 void kvm_lmsw(struct kvm_vcpu *vcpu, unsigned long msw);
1384 void kvm_get_cs_db_l_bits(struct kvm_vcpu *vcpu, int *db, int *l);
1385 int kvm_set_xcr(struct kvm_vcpu *vcpu, u32 index, u64 xcr);
1386
1387 int kvm_get_msr_common(struct kvm_vcpu *vcpu, struct msr_data *msr);
1388 int kvm_set_msr_common(struct kvm_vcpu *vcpu, struct msr_data *msr);
1389
1390 unsigned long kvm_get_rflags(struct kvm_vcpu *vcpu);
1391 void kvm_set_rflags(struct kvm_vcpu *vcpu, unsigned long rflags);
1392 bool kvm_rdpmc(struct kvm_vcpu *vcpu);
1393
1394 void kvm_queue_exception(struct kvm_vcpu *vcpu, unsigned nr);
1395 void kvm_queue_exception_e(struct kvm_vcpu *vcpu, unsigned nr, u32 error_code);
1396 void kvm_requeue_exception(struct kvm_vcpu *vcpu, unsigned nr);
1397 void kvm_requeue_exception_e(struct kvm_vcpu *vcpu, unsigned nr, u32 error_code);
1398 void kvm_inject_page_fault(struct kvm_vcpu *vcpu, struct x86_exception *fault);
1399 int kvm_read_guest_page_mmu(struct kvm_vcpu *vcpu, struct kvm_mmu *mmu,
1400                             gfn_t gfn, void *data, int offset, int len,
1401                             u32 access);
1402 bool kvm_require_cpl(struct kvm_vcpu *vcpu, int required_cpl);
1403 bool kvm_require_dr(struct kvm_vcpu *vcpu, int dr);
1404
1405 static inline int __kvm_irq_line_state(unsigned long *irq_state,
1406                                        int irq_source_id, int level)
1407 {
1408         /* Logical OR for level trig interrupt */
1409         if (level)
1410                 __set_bit(irq_source_id, irq_state);
1411         else
1412                 __clear_bit(irq_source_id, irq_state);
1413
1414         return !!(*irq_state);
1415 }
1416
1417 #define KVM_MMU_ROOT_CURRENT            BIT(0)
1418 #define KVM_MMU_ROOT_PREVIOUS(i)        BIT(1+i)
1419 #define KVM_MMU_ROOTS_ALL               (~0UL)
1420
1421 int kvm_pic_set_irq(struct kvm_pic *pic, int irq, int irq_source_id, int level);
1422 void kvm_pic_clear_all(struct kvm_pic *pic, int irq_source_id);
1423
1424 void kvm_inject_nmi(struct kvm_vcpu *vcpu);
1425
1426 int kvm_mmu_unprotect_page(struct kvm *kvm, gfn_t gfn);
1427 int kvm_mmu_unprotect_page_virt(struct kvm_vcpu *vcpu, gva_t gva);
1428 void __kvm_mmu_free_some_pages(struct kvm_vcpu *vcpu);
1429 int kvm_mmu_load(struct kvm_vcpu *vcpu);
1430 void kvm_mmu_unload(struct kvm_vcpu *vcpu);
1431 void kvm_mmu_sync_roots(struct kvm_vcpu *vcpu);
1432 void kvm_mmu_free_roots(struct kvm_vcpu *vcpu, struct kvm_mmu *mmu,
1433                         ulong roots_to_free);
1434 gpa_t translate_nested_gpa(struct kvm_vcpu *vcpu, gpa_t gpa, u32 access,
1435                            struct x86_exception *exception);
1436 gpa_t kvm_mmu_gva_to_gpa_read(struct kvm_vcpu *vcpu, gva_t gva,
1437                               struct x86_exception *exception);
1438 gpa_t kvm_mmu_gva_to_gpa_fetch(struct kvm_vcpu *vcpu, gva_t gva,
1439                                struct x86_exception *exception);
1440 gpa_t kvm_mmu_gva_to_gpa_write(struct kvm_vcpu *vcpu, gva_t gva,
1441                                struct x86_exception *exception);
1442 gpa_t kvm_mmu_gva_to_gpa_system(struct kvm_vcpu *vcpu, gva_t gva,
1443                                 struct x86_exception *exception);
1444
1445 void kvm_vcpu_deactivate_apicv(struct kvm_vcpu *vcpu);
1446
1447 int kvm_emulate_hypercall(struct kvm_vcpu *vcpu);
1448
1449 int kvm_mmu_page_fault(struct kvm_vcpu *vcpu, gva_t gva, u64 error_code,
1450                        void *insn, int insn_len);
1451 void kvm_mmu_invlpg(struct kvm_vcpu *vcpu, gva_t gva);
1452 void kvm_mmu_invpcid_gva(struct kvm_vcpu *vcpu, gva_t gva, unsigned long pcid);
1453 void kvm_mmu_new_cr3(struct kvm_vcpu *vcpu, gpa_t new_cr3, bool skip_tlb_flush);
1454
1455 void kvm_enable_tdp(void);
1456 void kvm_disable_tdp(void);
1457
1458 static inline gpa_t translate_gpa(struct kvm_vcpu *vcpu, gpa_t gpa, u32 access,
1459                                   struct x86_exception *exception)
1460 {
1461         return gpa;
1462 }
1463
1464 static inline struct kvm_mmu_page *page_header(hpa_t shadow_page)
1465 {
1466         struct page *page = pfn_to_page(shadow_page >> PAGE_SHIFT);
1467
1468         return (struct kvm_mmu_page *)page_private(page);
1469 }
1470
1471 static inline u16 kvm_read_ldt(void)
1472 {
1473         u16 ldt;
1474         asm("sldt %0" : "=g"(ldt));
1475         return ldt;
1476 }
1477
1478 static inline void kvm_load_ldt(u16 sel)
1479 {
1480         asm("lldt %0" : : "rm"(sel));
1481 }
1482
1483 #ifdef CONFIG_X86_64
1484 static inline unsigned long read_msr(unsigned long msr)
1485 {
1486         u64 value;
1487
1488         rdmsrl(msr, value);
1489         return value;
1490 }
1491 #endif
1492
1493 static inline u32 get_rdx_init_val(void)
1494 {
1495         return 0x600; /* P6 family */
1496 }
1497
1498 static inline void kvm_inject_gp(struct kvm_vcpu *vcpu, u32 error_code)
1499 {
1500         kvm_queue_exception_e(vcpu, GP_VECTOR, error_code);
1501 }
1502
1503 #define TSS_IOPB_BASE_OFFSET 0x66
1504 #define TSS_BASE_SIZE 0x68
1505 #define TSS_IOPB_SIZE (65536 / 8)
1506 #define TSS_REDIRECTION_SIZE (256 / 8)
1507 #define RMODE_TSS_SIZE                                                  \
1508         (TSS_BASE_SIZE + TSS_REDIRECTION_SIZE + TSS_IOPB_SIZE + 1)
1509
1510 enum {
1511         TASK_SWITCH_CALL = 0,
1512         TASK_SWITCH_IRET = 1,
1513         TASK_SWITCH_JMP = 2,
1514         TASK_SWITCH_GATE = 3,
1515 };
1516
1517 #define HF_GIF_MASK             (1 << 0)
1518 #define HF_HIF_MASK             (1 << 1)
1519 #define HF_VINTR_MASK           (1 << 2)
1520 #define HF_NMI_MASK             (1 << 3)
1521 #define HF_IRET_MASK            (1 << 4)
1522 #define HF_GUEST_MASK           (1 << 5) /* VCPU is in guest-mode */
1523 #define HF_SMM_MASK             (1 << 6)
1524 #define HF_SMM_INSIDE_NMI_MASK  (1 << 7)
1525
1526 #define __KVM_VCPU_MULTIPLE_ADDRESS_SPACE
1527 #define KVM_ADDRESS_SPACE_NUM 2
1528
1529 #define kvm_arch_vcpu_memslots_id(vcpu) ((vcpu)->arch.hflags & HF_SMM_MASK ? 1 : 0)
1530 #define kvm_memslots_for_spte_role(kvm, role) __kvm_memslots(kvm, (role).smm)
1531
1532 asmlinkage void kvm_spurious_fault(void);
1533
1534 /*
1535  * Hardware virtualization extension instructions may fault if a
1536  * reboot turns off virtualization while processes are running.
1537  * Usually after catching the fault we just panic; during reboot
1538  * instead the instruction is ignored.
1539  */
1540 #define __kvm_handle_fault_on_reboot(insn)                              \
1541         "666: \n\t"                                                     \
1542         insn "\n\t"                                                     \
1543         "jmp    668f \n\t"                                              \
1544         "667: \n\t"                                                     \
1545         "call   kvm_spurious_fault \n\t"                                \
1546         "668: \n\t"                                                     \
1547         _ASM_EXTABLE(666b, 667b)
1548
1549 #define KVM_ARCH_WANT_MMU_NOTIFIER
1550 int kvm_unmap_hva_range(struct kvm *kvm, unsigned long start, unsigned long end);
1551 int kvm_age_hva(struct kvm *kvm, unsigned long start, unsigned long end);
1552 int kvm_test_age_hva(struct kvm *kvm, unsigned long hva);
1553 int kvm_set_spte_hva(struct kvm *kvm, unsigned long hva, pte_t pte);
1554 int kvm_cpu_has_injectable_intr(struct kvm_vcpu *v);
1555 int kvm_cpu_has_interrupt(struct kvm_vcpu *vcpu);
1556 int kvm_arch_interrupt_allowed(struct kvm_vcpu *vcpu);
1557 int kvm_cpu_get_interrupt(struct kvm_vcpu *v);
1558 void kvm_vcpu_reset(struct kvm_vcpu *vcpu, bool init_event);
1559 void kvm_vcpu_reload_apic_access_page(struct kvm_vcpu *vcpu);
1560
1561 int kvm_pv_send_ipi(struct kvm *kvm, unsigned long ipi_bitmap_low,
1562                     unsigned long ipi_bitmap_high, u32 min,
1563                     unsigned long icr, int op_64_bit);
1564
1565 void kvm_define_shared_msr(unsigned index, u32 msr);
1566 int kvm_set_shared_msr(unsigned index, u64 val, u64 mask);
1567
1568 u64 kvm_scale_tsc(struct kvm_vcpu *vcpu, u64 tsc);
1569 u64 kvm_read_l1_tsc(struct kvm_vcpu *vcpu, u64 host_tsc);
1570
1571 unsigned long kvm_get_linear_rip(struct kvm_vcpu *vcpu);
1572 bool kvm_is_linear_rip(struct kvm_vcpu *vcpu, unsigned long linear_rip);
1573
1574 void kvm_make_mclock_inprogress_request(struct kvm *kvm);
1575 void kvm_make_scan_ioapic_request(struct kvm *kvm);
1576
1577 void kvm_arch_async_page_not_present(struct kvm_vcpu *vcpu,
1578                                      struct kvm_async_pf *work);
1579 void kvm_arch_async_page_present(struct kvm_vcpu *vcpu,
1580                                  struct kvm_async_pf *work);
1581 void kvm_arch_async_page_ready(struct kvm_vcpu *vcpu,
1582                                struct kvm_async_pf *work);
1583 bool kvm_arch_can_inject_async_page_present(struct kvm_vcpu *vcpu);
1584 extern bool kvm_find_async_pf_gfn(struct kvm_vcpu *vcpu, gfn_t gfn);
1585
1586 int kvm_skip_emulated_instruction(struct kvm_vcpu *vcpu);
1587 int kvm_complete_insn_gp(struct kvm_vcpu *vcpu, int err);
1588 void __kvm_request_immediate_exit(struct kvm_vcpu *vcpu);
1589
1590 int kvm_is_in_guest(void);
1591
1592 int __x86_set_memory_region(struct kvm *kvm, int id, gpa_t gpa, u32 size);
1593 int x86_set_memory_region(struct kvm *kvm, int id, gpa_t gpa, u32 size);
1594 bool kvm_vcpu_is_reset_bsp(struct kvm_vcpu *vcpu);
1595 bool kvm_vcpu_is_bsp(struct kvm_vcpu *vcpu);
1596
1597 bool kvm_intr_is_single_vcpu(struct kvm *kvm, struct kvm_lapic_irq *irq,
1598                              struct kvm_vcpu **dest_vcpu);
1599
1600 void kvm_set_msi_irq(struct kvm *kvm, struct kvm_kernel_irq_routing_entry *e,
1601                      struct kvm_lapic_irq *irq);
1602
1603 static inline bool kvm_irq_is_postable(struct kvm_lapic_irq *irq)
1604 {
1605         /* We can only post Fixed and LowPrio IRQs */
1606         return (irq->delivery_mode == dest_Fixed ||
1607                 irq->delivery_mode == dest_LowestPrio);
1608 }
1609
1610 static inline void kvm_arch_vcpu_blocking(struct kvm_vcpu *vcpu)
1611 {
1612         if (kvm_x86_ops->vcpu_blocking)
1613                 kvm_x86_ops->vcpu_blocking(vcpu);
1614 }
1615
1616 static inline void kvm_arch_vcpu_unblocking(struct kvm_vcpu *vcpu)
1617 {
1618         if (kvm_x86_ops->vcpu_unblocking)
1619                 kvm_x86_ops->vcpu_unblocking(vcpu);
1620 }
1621
1622 static inline void kvm_arch_vcpu_block_finish(struct kvm_vcpu *vcpu) {}
1623
1624 static inline int kvm_cpu_get_apicid(int mps_cpu)
1625 {
1626 #ifdef CONFIG_X86_LOCAL_APIC
1627         return default_cpu_present_to_apicid(mps_cpu);
1628 #else
1629         WARN_ON_ONCE(1);
1630         return BAD_APICID;
1631 #endif
1632 }
1633
1634 #define put_smstate(type, buf, offset, val)                      \
1635         *(type *)((buf) + (offset) - 0x7e00) = val
1636
1637 #define GET_SMSTATE(type, buf, offset)          \
1638         (*(type *)((buf) + (offset) - 0x7e00))
1639
1640 #endif /* _ASM_X86_KVM_HOST_H */